Tóm tắt Luận văn Giải pháp mã hóa thiết kế FPGA

Trong thời gian tìm hiểu và nghiên cứu dưới sự giúp đỡ tận tình của thầy hướng dẫn PGS-TS. Trần Xuân Tú, đến nay toàn bộ nội dung của luận văn đã được hoàn thành đáp ứng đầy đủ các yêu cầu đã đặt ra. Qua quá trình tìm hiểu thực hiện đề tài, học viên đã thu được những kết quả chính như sau: - Nghiên cứu tìm hiểu các phương pháp tấn công lên bitstream nhằm sao chép và sử dụng trái phép thiết kế FPGA và các phương pháp nhằm bảo vệ thiết kế chống lại các tấn công này. Thử nghiệm thành công giải pháp bảo vệ thiết kế FPGA bằng phương pháp sử dụng vi mạch xác thực DS28E01, kết quả tổng hợp cho thấy giải pháp có kích thước nhỏ đáp ứng được yêu cầu cho các thiết bị FPGA có ít tài nguyên. Đề xuất thực giải pháp thực hiện giải pháp mã hóa bitstream thiết kế FPGA bằng thuật toán mật mã GOST 28147-89. Thiết kế thành công lỗi xử lý mật mã GOST 28147-89 và mô hình hóa bằng ngôn ngữ Verilog. Tuy nhiên, vẫn còn một số hạn chế như: - Giải pháp bảo vệ sử dụng vi mạch xác thực ngoài không thể chống lại tấn công phân tích ngược và không có khả năng phát hiện mã nguồn chương trình đã bị thay đổi. - Giải pháp mã hóa thiết kế bitstream không kiểm tra được tính toàn vẹn của bitstream. Tốc độ thực hiện giải mà còn chậm. Để khắc phục các hạn chế trên và hoàn thiện giải pháp bảo vệ bitstream, học viên nhận thấy cần phải phát triển thêm thiết kế lõi kiểm tra tính toàn vẹn của bitstream của thiết kế FPGA.

pdf39 trang | Chia sẻ: yenxoi77 | Lượt xem: 607 | Lượt tải: 0download
Bạn đang xem trước 20 trang tài liệu Tóm tắt Luận văn Giải pháp mã hóa thiết kế FPGA, để xem tài liệu hoàn chỉnh bạn click vào nút DOWNLOAD ở trên

Các file đính kèm theo tài liệu này:

  • pdftom_tat_luan_van_giai_phap_ma_hoa_thiet_ke_fpga.pdf