TÓM TẮT NỘI DUNG
Đề tài hướng tới một cái nhìn tổng quan về kỹ thuật tổng hợp tần số trực tiếp (DDS). Trong phần đầu, nội dung đề cập tới sơ đồ cấu tạo và giải thích nguyên lý hoạt động của một hệ thống DDS (Direct Digital Syntherizer). Khi xem xét toàn bộ hệ thống DDS thì mối quan hệ giữa phổ đầu ra của hệ thống và nhiễu do ảnh hưởng của lấy mẫu, tái tạo tín hiệu, và do các hạn chế phải chấp nhận khi triển khai thực tế là vấn đề đầu tiên được quan tâm tìm hiểu. Tiếp đó là vấn đề sai số, các nguồn gây sai số và ảnh hưởng của sai số tới hiệu năng tín hiệu kí sinh, vấn đề điều chế tín hiệu,bộ lọc triệt méo, bộ lọc FIR, bộ lọc IIR, bộ lọc polyphase Những ứng dụng điều chế là một phần không thể thiếu khi nghiên cứu kỹ thuật DDS, vì vậy phần sau đề tài trình bày một số vấn đề về điều chế FSK, PSK, QAM dùng DDS. Ngoài những vấn đề lý thuyết trên, đề tài cũng dành một số trang để minh họa những ưu điểm nổi bật của kỹ thuật DDS, những xu thế phát triển nhằm hoàn thiện công nghệ DDS và những tiến bộ đạt được của một hệ thống tích hợp công nghệ DDS.
MỤC LỤC
MỞ ĐẦU 1
CHƯƠNG 1: NHỮNG ĐIỀU CƠ BẢN VỀ KỸ THUẬT DDS 2
1.1 Những ưu điểm của DDS 2
1.2 Lý thuyết hoạt động 2
1.3 Xu hướng tích hợp chức năng 5
CHƯƠNG 2: LẤY MẪU ĐẦU RA VÀ KHẢ NĂNG CHUYỂN PHA VÀ TẦN SỐ CỦA THIẾT BỊ DDS 7
2.1 Lấy mẫu đầu ra thiết bị DDS 7
2.2 Khả năng chuyển pha và tần số của DDS 8
3.1 Xác định tốc độ điều chỉnh tối đa 9
3.2 Giao tiếp điều khiển DDS 9
CHƯƠNG 3: VẤN ĐỀ NHIỄU TRONG HỆ DDS 11
3.1 Tác động của độ phân giải DAC lên hiệu năng nhiễu vệt (spurious performance) 11
3.2 Tác động của oversampling lên hiệu năng nhiễu vệt 12
3.3 Tác động của cắt giảm trong bộ tích lũy pha lên hiệu năng vệt (spur) 13
3.3.1 Biên độ các vệt 14
3.3.2 Phân bố các vệt tạo bởi sự cắt pha 15
3.3.3 Tóm tắt về cắt bỏ phase 18
3.4 Các nguồn gây ra các vệt khác của DDS 19
3.5 Hiệu năng vệt giải rộng 20
3.6 Hiệu năng vệt giải hẹp 21
3.7 Dự báo và khái thác vệt “sweet spots” trong dải điều chỉnh của DDS 21
3.8 Xem xét sự biến động (Jitter) và ồn pha trong hệ thống DDS 21
3.9 Xem xét bộ lọc đầu ra 24
3.9.1 Đáp ứng của họ Chebyshev 27
3.9.2 Đáp ứng của bộ lọc họ Gauss 28
3.9.3 Đáp ứng của họ Legendre 29
CHƯƠNG 4: ỨNG DỤNG ĐIỀU CHẾ SỐ CỦA DDS 31
4.1 Lý thuyết điều chế số cơ bản 31
4.1.1 Các khái niệm cơ bản 31
4.1.2 Điều chế 33
4.2 Kiến trúc hệ thống và yêu cầu 35
4.3 Bộ lọc số 36
4.3.1 Bộ Lọc FIR 36
4.3.2 Bộ lọc IIR 38
4.4 DSP đa tốc 39
4.4.1 Tăng tốc 40
4.4.2 Giảm tốc 41
4.4.3 Chuyển đổi tốc độ với tỷ số n/m 43
4.4.4 Bộ lọc số 43
4.5 Xem xét đồng bộ dữ liệu vào và xung 47
4.6 Các phương thức mã hóa dữ liệu và triển khai DDS 49
4.6.1 Mã hóa FSK 49
4.6.2 Mã hóa PSK 50
4.6.3 Mã hóa QAM 51
4.6.4 Quadrature up-conversion 52
CHƯƠNG 5: MỘT SỐ KẾT QUẢ THỰC NGHIỆM 54
5.1 Giới thiệu chip DDS AD9835 54
5.2.1 Lý thuyết hoạt động 54
5.2.2 Giao tiếp với vi điều khiển 55
5.2 Mạch tạo dao động sử dụng AD8935 56
5.2.1 Sơ đồ nguyên lý 56
5.2.2 Sơ đồ mạch in: 58
5.2.3 Mạch triển khai thực tế 59
KẾT LUẬN 60
MỞ ĐẦU
Thực tế, kỹ thuật DDS trước đây chủ yếu dành riêng cho các ứng dụng quân sự, vì nó đắt, khó triển khai và yêu cầu bộ chuyển đổi số - tương tự tốc độ cao. Vì sự tiến bộ của công nghệ mạch tích hợp, DDS đã trở thành sự lựa chọn khác bên cạnh công nghệ vòng khóa pha để tạo ra tần số đầu ra nhanh trong các ứng dụng dùng tổng hợp tần số. Vì được xây dựng bằng phương pháp xử lý số nên DDS cho phép thực hiện điều chế dễ dàng.
Gần đây, những tiến bộ trong công nghệ sản xuất IC, đặc biệt là CMOS, cùng với sự phát triển của các thuật toán DSP đã cung cấp giải pháp chip DDS cho các hệ thống con xử lý tín hiệu số và truyền thông phức tạp như là điều chế, giải điều chế, tạo dao động nội, máy phát xung khả trình, máy phát chirp1). Phạm vi ứng dụng DDS ngày càng mở rộng, bao gồm cable modems, các thiết bị đo, các máy tạo sóng tùy ý, trạm tế bào cơ sở và nhiều ứng dụng khác nữa.
Mục đích của đề tài này là tiếp cận công nghệ DDS, trên cơ sở tìm hiểu cấu tạo, nguyên lý hoạt động, các nguồn sai số trong một hệ thống DDS và những khả năng ứng dụng rộng lớn của DDS. Trên cơ sở đó giúp cho trong tương lai có thể triển khai được một hệ thống DDS trên FPGA, hay xa hơn có thể dùng DDS để tích hợp vào các hệ thống khác như là vòng khóa pha, các ứng dụng điều chế và giải điều chế
Em xin gửi lời cảm ơn chân thành nhất đến PGS.TS Ngô Diên Tập, người đã tận tình hướng dẫn và giúp đỡ em rất nhiều trong quá trình làm luận văn. Em cũng xin gửi lời cảm ơn tới toàn thể các thầy cô giáo trong Khoa Điện tử - Viễn thông đã giúp đỡ em hoàn thành luận văn này.
66 trang |
Chia sẻ: lvcdongnoi | Lượt xem: 4666 | Lượt tải: 1
Bạn đang xem trước 20 trang tài liệu Tổng quan về kỹ thuật tổng hợp tần số trực tiếp (DDS), để xem tài liệu hoàn chỉnh bạn click vào nút DOWNLOAD ở trên
t phổ gần tần số cơ bản. Hình a và d là phổ của tín hiệu sin sạch tại tần số 25 Hz, nó là một vạch tại tần số 25 Hz. Đây là biểu hiện của một tín hiệu sin sạch. Sự mở rộng ở hình d là do độ phân giải có hạn của FFT được sử dụng trong mô phỏng này.
Hình b-e cũng chỉ ra tín hiệu đó nhưng kèm theo sự biến động thời gian tuần hoàn. Sự biến động (jitter) biến đổi ở tần số 1 Hz có biên độ 0.1% của chu kỳ của tần số cơ bản 25 Hz. Vì chu kỳ cơ bản là 40 ms, nên biên độ của sự biến động (jitter) là 40 µs tại đỉnh. Do đó sự lấy mẫu tần số cơ bản xuất hiện tại những khoảng thời gian không đều. Thay vào đó lúc lấy mẫu có một sai số thời gian điều này gây ra các điểm lấy mẫu xuất hiện xung quanh điểm lấy mẫu lý tưởng tại tốc độ 1 Hz với độ lệch đỉnh 40 µs. Lưu ý rằng sự biến động (jitter) hình sin trong xung lấy mẫu gây ra sự điều chế dải biên xuất hiện trong phổ. Tần số của sự biến động (jitter) có thể dễ dàng được xác định bằng cách tách dải biên khỏi tần số cơ bản. Biên độ biến động (jitter) có thể được xác định bằng mối quan hệ với biên độ dải biên. Công thức dưới đây có thể sử dụng để chuyển đổi từ dBc tới biên độ jitter tối đa.
Biên độ jitter tối đa bằng [10(dBc/20)]/π.Với trường hợp trên, ở đây biên độ dải biên là -50dBc, biên độ sự biến động (jitter) cực đại là:
[10(-50/20)]/π= 0.001 (or 0.1%)
Giá trị này có quan hệ với chu kỳ của tần số cơ bản. Biên độ biến động (jitter) tuyệt đối có thể tìm được bằng cách nhân kết quả này với chu kỳ tần số cơ bản. Do đó biên độ biến động jitter là 40 µs.
Hình c và f chỉ ra một tín hiệu sạch nhưng được thêm vào với sự biến đổi thời gian ngẫu nhiên. Điều này ngụ ý rằng thời điểm lấy mẫu thực tế dao động xung quanh điểm lấy mẫu lý tưởng theo cách ngẫu nhiên. Biến đông (jitter) theo ví dụ trên theo phân bố Gauss. Lưu ý trong hình c sự biến đổi ngẫu nhiên trong xung lấy mẫu dẫn tới sự tăng trong mức nhiễu nền. Hơn nữa xem xét d và f ta thấy có một sự mở rộng tần số cơ bản. Sự mở rộng này được gọi bằng thuật ngữ ồn pha (phase noise).
Xem xét bộ lọc đầu ra
Về cơ bản, DDS là một hệ thống lấy mẫu. Như thế phổ đầu ra của một hệ thống DDS là vô hạn. Dù thiết bị có được chỉnh tới một tần số cố định,nhưng tần số điều chỉnh vẫn phải nằm trong băng thông Nyquist. Thực tế phổ đầu ra bao gồm tần số f0 và các tần số gây chồng phổ được chỉ ra ở hình sau:
Hình 16: Phổ đầu ra DDS
Đường bao sinc là kết quả của zero-order-hold1) là một mô hình thuật toán để xây dựng DAC
dính tới mạch đầu ra của DDS (đặc trưng là DAC). Các ảnh của f0 là vô hạn, song biên độ giảm dần do đáp ứng sinc. Hình vẽ chỉ mô tả phổ đâu ra do ảnh hưởng quá trình lấy mẫu còn các vệt chúng ta bỏ qua.
Trong hầu hết các ứng dụng, các phiên bản dịch của tần số cơ bản là không mong đợi. Do đó đầu ra của DDS thường được cho qua bộ lọc anti-aliasing thông thấp. Đáp ứng tần số của một bộ lọc anti-aliasing lý tưởng là đồng nhất trên băng thông Nyquist và bằng 0 ở những nơi khác. Tuy nhiên một bộ lọc như thế là không thể xây dựng được. Một bộ lọc tốt nhất có thể hi vọng là đáp ứng phẳng vừa phải trên vài phần trăm băng thông Nyquist ( khoảng 90%) với sự tăng nhanh sự suy giảm khi lên tới tần số Fs/2 và suy giảm đủ với tần số bên ngoài Fs/2.
Hình 17: Bộ lọc anti-alias
Bộ lọc anti-alias là thành phần quan trọng trong hệ thống DDS. Những yêu cầu phải áp lên bộ lọc là phụ thuộc rất lớn vào chi tiết DDS. Trước khi thảo luận đa dạng các loại hệ thống DDS, chúng ta xem xét lại về một số dạng bộ lọc trên miền thời gian và tần số.
Trước tiên phải hiểu rõ mối quan hệ giữa miền thời gian và tần số khi áp dụng cho bộ lọc. Trên miền thời gian chúng ta quan tâm tới cách hoạt động của bộ lọc qua thời gian. Ví dụ, chúng ta có thể phân tích một bộ lọc trong miền thời gian bằng cách đưa một xung vào và quan sát đầu ra trên dao động ký. Dao động ký hiển thị đáp ứng đầu ra của bộ lọc ứng với xung trên miền thời gian.
Hình 18: Đáp ứng miền thời gian
Khi làm việc với bộ lọc hay bất kỳ một hệ thống tuyến tính nào, có một trường hợp đặc biệt của đáp ứng trong miên thời gian rất cơ bản khi mô tả hiệu năng bộ lọc, gọi là đáp ứng xung. Đáp ứng xung là đáp ứng ứng với xung lối vào lý tưởng. Thông thường khi xem xét cách hoạt động của bộ lọc, xem xét trên miền tần số được lựa chọn để thay thế xem xét trên miền thời gian. Trong trường hợp này chúng ta dùng máy phân tích phổ thay cho dao động ký. Đáp ứng tần số của bộ lọc đo có bao nhiêu tín hiệu mà bộ lọc cho phép truyền qua ở một tần số cho trước. Các tham số đặc trưng cho bộ lọc mà chúng ta quan tâm là tần số cắt fc, dải dừng fs, độ suy giảm giải thông cực đại Amax và độ suy giảm giải dừng cực tiểu Amin.
Hình 19: Đáp ứng miền tần số
Về mặt toán học có một liên kết trực tiếp giữa đáp ứng xung và đáp ứng tần số, gọi là biến đổi Fourier. Đáp ứng tần số là biến đổi Fourier của đáp ứng xung.Có một lý do quan trọng cho việc nghiên cứu mối quan hệ giữa miền thời gian và tần số liên quan tới bộ lọc. Đặc biệt, sự lựa chọn bộ lọc phụ thuộc vào liệu một ứng dụng yêu cầu bộ lọc với một tính chất theo miền thời gian nào đó và tính chất theo miền tần số nào đó. Và đôi khi chúng ta phải từ bỏ cái này để đổi lấy cái khác giữa 2 miền. Ví như một đáp ứng trong miền thời gian trơn và một đáp ứng trong miền tần số nhọn. Một bộ lọc với đáp ứng trong miền thời gian trơn thì sẽ không thu được một lớp chuyển nhọn giữa dải thông và dải chặn. Cho tới này thì chỉ có 2 hướng mô tả là đáp ứng trong miền thời gian và đáp ứng trong miền tần số. Một tham số quan trọng khác là trễ nhóm (liên quan tới đáp ứng trong miền thời gian). Trễ nhóm là đơn vi đo tốc độ tín hiệu của các tần số khác truyền qua bộ lọc. Nói chung, trễ nhóm tại một tần số là không giống với trễ nhóm tại một tần số khác, trễ nhóm là một đại lượng đặc trưng phụ thuộc tần số. Điều này có thể gây ra một vấn đề khi bộ lọc phải cho qua một nhóm các tần số đồng thời. Vì việc truyền tần số khác nhau với một tốc độ khác nhau nên các tín hiệu có xu hướng trải ra khỏi nhau trong miền thời gian. Điều này trở thành một vấn đề trong ứng dụng truyền thông dữ liệu băng rộng, điều quan trọng đó là các tín hiệu gửi qua bộ lọc phải có mặt tại đầu ra bộ lọc tại một thời điểm.
Có nhiều lớp bộ lọc trong các tài liệu kỹ thuật. Tuy nhiên trong hầu hết các lĩnh vực ứng dụng chúng ta có thể thu hẹp tới 3 họ bộ lọc cơ bản. Mỗi dạng bộ lọc được tối ưu cho một tính chất đặc trưng trong miền thời gian hoặc tần số. Ba dạng bộ lọc đó là Chebyshev, Gaussian, Legendre. Những ứng dụng bộ lọc yêu cầu một đáp ứng nhọn về mặt tần số thì tốt nhất dùng bộ lọc Chebyshev. Tuy nhiên, phải thừa nhận rằng rung và quá mức (overshoot) trong miền thời gian không phải là vấn đề đối với những ứng dụng như thế. Ngược lại, những ứng dụng bộ lọc với yêu cầu tính chất trong miền thời trơn (overshoot, ringing tối thiểu và trễ nhóm là hằng số) tốt nhất dùng họ bộ lọc Gaussian. Trong những ứng dụng này thì sự chuyển nhọn là không phải là yêu cầu. Với những ứng dụng khác với các yêu cầu nằm giữa hai lựa chọn trên thì họ lọc Legendre là lựa chọn tốt nhất.
Đáp ứng của họ Chebyshev
Họ Chebyshev nói chung cho đặc trưng trong miền tần số sắc nét (sharp). Như thế đáp ứng trong miền thời gian kém với quá ngưỡng (overshoot) và rung (ringing) đáng kể, còn trễ nhóm phi tuyến. Điều này làm cho bộ lọc Chebyshev hợp với các ứng dụng mà trong đó đặc trưng miền tần số cần quan tâm vượt trội, trong khi đặc trưng thời gian là ít quan trọng.
Họ Chebyshev có thể được chia thành 4 dạng đáp ứng con. Đó là đáp ứng Butterworth, đáp ứng Chebyshev, đáp ứng Inverse Chebyshev và đáp ứng Cauer-Chebyshev (cũng được gọi là elliptical-tĩnh lược). Hình vẽ dưới đây chỉ ra đáp ứng thông thấp chung của các dạng bộ lọc Chebyshev.
Hình 20: Đáp ứng của các bộ lọc họ Chebyshev
Đáp ứng Butterworth là đều đều. Mức suy giảm tăng liên tục khi tần số tăng; điều này có nghĩa không có ripple trong đường cong suy giảm. Trong các bộ lọc thuộc họ Chebyshev,dải thông của đáp ứng Butterworth là gần như phẳng nhất. Tần số cắt của nó tại điểm độ suy giảm là 3dB. Độ suy giảm tiếp tục tăng với tần số song tốc độ suy giảm chậm hơn.
Đáp ứng Chebyshev đặc trưng bởi độ suy giảm gợn sóng (ripple) trong dải thông, theo sau là sự giảm đều của độ suy giảm trong dải chặn. Nó có sự chuyển từ dải thông qua dải chặn là đột ngột hơn nhiều (sharper) so với đáp ứng Butterworth. Tuy nhiên cái giá cho sự cuộn xuống dải chặn nhanh hơn là gợn sóng (ripple) trong dải thông. Độ dốc của rolloff là trực tiếp tỉ lệ với biên độ của gợn sóng dải thông; gợn sóng lớn hơn, rolloff càng dốc hơn.
Đáp ứng Inverse Chebyshev đặc trưng bởi sự tăng đều độ suy giảm trong giải thông và ripple trong dải chặn. Tương tự với đáp ứng Chebyshev, gợn sóng trong dải chặn càng tăng thì có được sử chuyển dải thông sang dải chặn càng dốc hơn.
Đáp ứng Elliptical cho sự chuyển dải thông sang dải chặn dốc nhất trong bất kỳ dạng bộ lọc. Tuy nhiên phải chịu gợn sóng trong cả dải thông và dải chặn. Với những ứng dụng liên quan tới bộ lọc anti-aliasing, đáp ứng Elliptical thường dùng vì vùng chuyển dốc của nó.
Đáp ứng của bộ lọc họ Gauss
Đáp ứng họ gaussian thích hợp với những ứng dụng mà những đặc điểm trong miền thời gian là mối quan tâm chính. Chúng cho nét đặc trưng trong miền thời gian trơn tru với ít cho tới không có sự rung và quá ngưỡng, thêm nữa là trễ nhóm là hằng số. Vì đáp ứng trong miền thời gian là quá tốt như vậy nên đáp ứng tần số không có dải chuyển tốt. Trong thực tế, đáp ứng tần số là hoàn toàn đều. Đường cong suy giảm luôn duy trì độ dốc âm và không có sự dựng lên về biên độ cả trong dải thông và dải chặn. Đáp ứng họ Gaussian có thể được chia thành 3 dạng, mỗi dạng có một đặc điểm riêng. Chúng là đáp ứng biên độ Gaussian, đáp ứng Bessel, và đáp ứng Equiripple Group Delay. Hình vẽ dưới đây chỉ ra đáp ứng thông thấp chung của mỗi dạng bộ lọc Gaussian. Mặc dù đáp ứng biên độ của các dạng này dường như có dạng giống nhau, nhưng mỗi cái có nét đặc trưng riêng. Đáp ứng biên độ Gaussian được tối ưu để thu được đường cong đặc trưng cái gần như giống với phân bố Gaussian. Đặc trưng trong miền thời gian có đáp ứng pha gần như tuyến tính với rung và quá ngưỡng rất nhỏ. Trễ nhóm là không hoàn toàn là hằng số, nhưng tốt hơn rất nhiều với họ Chebyshev.
Hình 21: Đáp ứng bộ lọc họ Gaussian
Đáp ứng Bessel là hoàn toàn được tối ưu cho trễ nhóm. Nó cho trễ nhóm cực kỳ bằng phẳng trong dải thông. Đáp ứng Bessel với miền thời gian như là đáp ứng Butterworth trong miền tần số. Điều này làm cho bộ lọc Bessel là lựa chọn tốt ở nơi trễ nhóm là mối quan tâm chính. Nó cho đáp ứng pha gần như tuyến tính với độ quá ngưỡng và độ rung rất nhỏ.
Đáp ứng Equiripple Group Delay được tối ưu để thu được ripple trong đáp ứng trễ nhóm. Đáp ứng trễ nhóm này không vượt quá một giá tri cực đại quy định với tín hiệu trong dải thông (khá giống đáp ứng biên độ trong bộ lọc Chebyshev). Vì toàn bộ băng thông có một trễ nhóm cực đại nào đó nên bộ lọc này phù hợp với các ứng dụng băng rộng mà ở đấy trễ nhóm phải được điều chỉnh trên toàn bộ băng thông quan tâm. Giống như các bộ lọc Gaussian khác, nó cũng cho đáp ứng pha gần như tuyến tính và độ rung và vượt ngưỡng rất nhỏ.
Đáp ứng của họ Legendre
Hình 22: Đáp ứng họ Legendre
Họ bộ lọc Legendre chỉ có một dạng. Đáp ứng dải thông của nó có gợn sóng nhẹ và có đáp ứng tương tự đáp ứng Chebyshev với 0.1 dB gợn sóng. Đáp ứng dải chặn giảm đều. Tốc độ suy giảm sau tần số cắt là dốc hơn trong đáp ứng Butterworth, nhưng không dốc như loại Chebyshev. Trễ nhóm là hầu như không đổi trong 25% dải thông, nhưng độ sai lệch tăng khi lại gần tần số cắt.
--------------------------------------
CHƯƠNG 4: ỨNG DỤNG ĐIỀU CHẾ SỐ CỦA DDS
DDS có ứng dụng nhiều trong lĩnh vực điều chế. Vì vậy chương này của đề tài dành để trình bày các vấn đề trong điều chế tín hiệu, xử lý tín hiệu số đa tốc, các dạng bộ lọc số, các phương pháp mã hóa.
Lý thuyết điều chế số cơ bản
Các khái niệm cơ bản
Signals
Trong đa dạng các dạng và lớp tín hiệu thì để hiểu được khái niệm điều chế số có một lớp tín hiệu quan trong đó là tín hiệu số mũ phức tuần hoàn:
x(t) = β(t)ejωt
Ở đây β(t) là hàm của thời gian và có thể thực hoặc phức,lưu ý rằng β(t) khộng bị giới hạn là một hàm của thời gian nó có thể là hằng số. ω tần số góc của tín hiệu tuần hoàn. β(t) là viền của dao động. Theo công thức Euler :
x(t) = β(t)[cos(ωt) + jsin(ωt)]
Tập con của tập tín hiệu mũ phức tuần hoàn là tín hiệu sin. Một tín hiệu sin có dạng x(t) = A cos(ωt) hay x(t) = ½ A(ejωt + e-jωt).
Từ phương trình trên ta thấy tín hiệu sin chứa cả phần tần số dương và âm. Chúng ta thường không quen với tần số âm nhưng nó là hợp lý về mặt toán học. Tín hiệu sin có thể biểu diễn như là phần thực của hàm mũ phức tuần hoàn Re{A ejωt} .
Tín hiệu băng cơ sở
Tín hiệu băng cơ sở là tín hiệu có phổ tần số bắt đầu tại 0Hz (DC) mở rộng tới một tần số cực đại nào đó. Mặc dù tín hiệu băng cơ sở có thể bao gồm tín hiệu 0Hz nhưng biên độ nó bằng không (không có thành phần 1 chiều). Mặc dù tín hiệu băng cơ sở thường mở rộng tới tần số cực đại nào đó, nhưng tần số giới hạn trên là không yêu cầu, tín hiệu băng cơ sở có thể mở rộng tới vô hạn. Tuy nhiên, hầu hết các trường hợp tín hiệu băng có sở đều có một tần số Fmax. Cho tín hiệu băng thông cơ sở, phổ là cách biểu diễn biên độ và tần số. Ví dụ đồ thị phổ của tín hiệu ở hình 23, ta thấy chỉ có phần dương của trục tần số được chỉ ra. Phổ dạng này gọi là phổ một phía. Một cách biểu diễn hay hơn là vẽ cả phần tần số dương và âm. Phổ như thế được gọi là phổ 2 phía.
Hình 23: Phổ băng thông cở sở một phía
Hình 24: Phổ băng thông cở sở hai phía
Lưu ý rằng biên độ tín hiệu chỉ còn ½ tín hiệu vẽ một phía. Điều này bởi vì thành phần tần số âm được tính đến. Trong phổ một phía, năng lượng của thành phần tần số âm được thêm một cách đơn giản vào thành phần dương, nên có biên độ gấp đôi. Những tín hiệu có phổ như trên gọi là tín hiệu băng cơ sở thực. Ngoài ra ta có những tín hiệu băng cơ sở phức
Hình 25: Phổ băng cơ sở phức
Sự bất đối xứng của hai thành phần tần số đánh dấu tín hiệu phức. Tuy nhiên phổ của nó có thể đươc biễu diễn như tổng của hai tín hiệu thực a(t) và b(t):
x(t) = a(t) + jb(t)
Nó chỉ ra rằng không thể truyền tín hiệu phức trong thế giới thực, chỉ có những tín hiệu thực có thể truyền. Tuy nhiên những tín hiệu phức băng cở sở có thể được biến đổi thành tín hiệu băng thông dải thực qua một quá trình gọi là dịch tần số hay là điều chế. Điều thú vị là điều chế có thể biến một tín hiệu băng cơ sở phức thành một tín hiệu băng thông dải. Khái niệm này là cơ bản cho tất cả các dạng truyền tín sử dụng ngày nay.
Tín hiệu băng thông dải
Tín hiệu băng thông dải có thể nghĩ như là tín hiệu băng cơ sở có băng thông giới hạn được đặt vào giữa tần số nào đó. Tín hiệu băng thông dải được đặt trung tâm tại tần số không âm +/- fc và như thế fc > 2fmax. Giá trị 2fmax được gọi là băng thông của tín hiệu băng thông dải. Lưu ý rằng có hai dạng tín hiệu băng thông giải, một cái có phổ băng cơ sở đối xứng và một cái phổ băng cơ sở không đối xứng.
Hình 26: Phổ băng thông dải
Về mặt toán học tín hiệu băng thông dải có thể có một trong hai dạng:
Trường hợp (a) ta có:
x(t) = g(t)cos(ωct)
Ở đây g(t) là tín hiệu băng cơ sở ωc là tần số góc. Việc nhân hàm cos với tín hiệu băng cơ sở này sẽ chuyển tín hiệu băng cở sở trở thành có tâm tại +/- fc.
Trường hợp (b) ta có:
x(t) = g1(t)cos(ωct) + g2(t)sin(ωct)
Điều chế
Khái niệm băng thông giải dẫn trực tiếp tới khái niệm điều chế. Trong thực tế, sự dịch phổ từ một tần số trung tâm tới một tần số khác được gọi là điều chế. Phương trình dải thông ở mục trước chỉ ra rằng đó là sự điều chế của tín hiệu g(t) bởi sóng sin tần số ωc. Sự khác nhau duy nhất giữa khái niệm tín hiệu băng thông dải và sự điều chế đó là không cần thiết hạn chế g(t) là tín hiệu băng cơ sở. Đây là tính chất của điều chế cho phép quá trình giải điều chế. Giải điều chế được thực hiện bằng cách nhân tín hiệu băng dải trung tâm ở fc với cos(ωc). Điều này làm dịch tín hiệu băng thông giải cái có trung tâm là tần số fc thành tín hiệu băng thông cở sở tần số trung tâm 0Hz và tín hiệu băng thông giải tần số trung tâm 2fc, cuối cùng chỉ cần lọc thành phần cao đó đi.
Hình vẽ dưới đây chỉ ra sơ đồ khối chức năng của hai cấu trúc điều chế cơ bản. Hình (a) minh họa điều chế sóng sin, hình (b) minh họa điều chế vuông pha. Thực tế có nhiều biến thể trên 2 chủ đề này cái tạo ra các dạng điều chế đặc biệt.
Hình 27: Cấu trúc điều chế cơ bản
Điều chế số là bản sao thời gian gián đoạn của khái niệm điều chế thời gian liên tục. Thay cho việc làm việc với tín hiệu tương tự x(t), chúng ta làm việc với những mẫu tức thời của dạng sóng tương tự, x(n). Điểm khác chính trong tín hiệu thời gian gián đoạn là có sự hạn chế nào đó với ω và T trong tín hiệu gián đoạn theo điều kiện lấy mẫu Nyquist. Cụ thể T phải bé hơn π/ω. Vì x(n) là dãy các mẫu của x(t), do đó x(n) có thể được biểu diễn như dãy các số, ở đây mỗi số là giá trị tức thời của x(t) tại thời điểm nT.
Hiểu rõ vấn đề trên là cực kỳ quan trọng. Vì trong điều chế tương tự việc điều chế được thực hiện bằng mạch tương tự để nhân. Tuy nhiên trong thế giới số có thể thực hiện việc điều chế bằng cách nhân những dãy số. Kiến trúc bộ điều chế số có thể suy ra từ điều chế tín hiệu tương tự:
Hình 28: Cấu trúc điều chế số cơ bản
Trong môi trường điều chế số,công nghệ DDS trở nên rất hấp dẫn. Điều này là bởi vì DDS trực tiếp tạo nên các dãy số, cái biểu diễn dạng sóng sin hoặc cos. Cấu trúc điều chế số có được chỉ ra trong hình vẽ sau:
Hình 29: Cấu trúc điều chế DDS cơ bản
Kiến trúc hệ thống và yêu cầu
Cấu trúc điều chế DDS được mô tả ở phần trên là hết sức đơn giản. Cấu trúc đầy đủ hơn của DDS có dạng sau:
Hình 30: Bộ điều chế DDS
Để hệ thống hoạt động đúng, thì g(n) phải là các mẫu được lấy mẫu tại tần số giống như tốc độ lấy mẫu của DDS. Giả sử ta có tín hiệu g(n) như sau:
g(n) = cos[2π(1kHz)nT1]
Ở đây T1 là 0.25ms. Do đó có thể mô tả g(n) là tín hiệu 1kHz được lấy mẫu tại tốc độ 4kHz. Giả sử đầu ra DDS là:
DDS = cos[2π(3kHz)nT2]
Ở đây T2 là 0.1ms. Điều này có nghĩa đầu ra của DDS là một tín hiệu 3kHz được lấy mẫu tại tốc độ 10kHz. Như vậy tại các giá trị n khác nhau 2 mẫu tín hiệu khác nhau sẽ được nhân với nhau. Tín hiệu ta thu được là không như mong đợi. Nếu trong hệ thống DDS nguồn tín hiệu g(n) hoạt động tại tốc độ khác xung DDS, thì phải có bước làm cho tốc độ lấy mẫu của chúng giống nhau. Vấn đề này liên quan tới xử lý đa tốc, với các khái niệm interpolation, decimation…..Những vấn đề này sẽ được làm rõ dưới đây.
Bộ lọc số
Bộ lọc số là bản sao thời gian rời rạc của bộ lọc tương tự. Có hai lớp cơ bản của bộ lọc số. Một là bộ lọc FIR (đáp ứng xung có hạn) và dạng thứ hai là bộ lọc IIR (đáp ứng xung dài vô hạn). Về quan điểm thiết kế bộ lọc thì FIR là đơn giản hơn, nhưng về yêu cầu phần cứng thì IIR có ưu điểm. Nó yêu cầu ít mạch hơn nhiều bộ lọc FIR cho cùng một đáp ứng cơ bản. Nhưng bộ lọc IIR có khả năng trở nên không ổn định dưới điều kiện nào đó. Vì tính chất này nên với những hệ thống tín hiệu đầu vào không được biết rõ thì IIR ít được sử dụng.
Bộ Lọc FIR
Về cơ bản một bộ lọc FIR là rất đơn giản. Chỉ bao gồm các bước trễ, nhân, cộng và không còn gì hơn nữa. Mỗi bước bao gồm đường dữ liệu vào và ra và hệ số cố định. Mỗi bước đơn thường được đề cập là “tap”. Dưới đây là một bộ FIR có 2-tap.
Hình 31: Bộ lọc FIR dạng đơn giản
Trong bộ lọc đơn giản này, chúng ta có tín hiệu vào là x(n). Dữ liệu vào được đưa vào 2 nơi. Một đường dẫn tới bộ nhân, hệ số a0. Đường kia cho qua trễ và vào bộ nhân, tín hiệu đầu ra là a1x(n-1). Hai đầu ra được cộng với nhau tại bộ cộng. Đầu ra của bộ lọc sẽ là:
y(n) = a0x(n) + a1x(n-1)
Để hiểu tín hiệu đã được lọc như thế nào chúng ta thực hiện biến đổ z của phương trình. Biến đổi z chỉ đơn thuần là trường hợp đặc biệt của biến đổi Fourier áp dụng cho tín hiệu được lấy mẫu.
H(z) = a0 + a1z-1
Ở đây z = ejω, ω = 2πf/Fs, với Fs là tần số lấy mẫu. Giả sử chúng ta dùng tốc độ lấy mẫu 10kHz và a0 = a1 = 0.5. Tính H(z) cho các tần số khác nhau chúng ta vẽ biên độ của H(z) như là hàm của tần số:
Hình 32: Đáp ứng tần số bộ lọc FIR cho a0 = a1 = 0.5
Đây là đáp ứng của một bộ lọc thông thấp. Lưu ý rằng trục tần số chỉ mở rộng tới 5kHz (½Fs). Từ hình vẽ của hàm truyền trên, chúng ta thấy rằng,bộ lọc FIR này cho chỉ khoảng 60% tín hiệu chuyền qua.
Bộ lọc FIR có thể mở rộng tới số tap bất kì:
Hình 33: Bộ lọc FIR n-taps
Khi lối vào x(N) là dãy 1,0,0,0….. ta thấy rằng tại thời điểm mẫu đầu tiên giá trị y(n) là a0, tại mẫu thứ 2 giá trị này là a1, như vậy sau N mẫu y(n) = 0. Điều này dẫn tới 2 quan sát rất đáng quan tâm. Thứ nhất, nếu lối vào chỉ có môt giá trị 1 duy nhất (xung kim) thì đầu ra sẽ cấu thành đáp ứng xung của bộ lọc. Đáp ứng xung này chỉ tồn tại trong N mẫu. Do đó nó có tên là bộ lọc đáp ứng xung hữu hạn. Thêm nữa đáp ứng xung cũng mình họa rằng một mẫu vào sẽ yêu cầu N mẫu để chuyền qua bộ lọc trước khi nó không còn hiện diện tại đầu ra.
Việc tăng N dẫn tới tăng trễ qua FIR và sẽ tốn nhiều bộ nhớ. Tuy nhiên có một điểm lợi khác việc tăng N có thể làm tăng độ “nét” của đáp ứng bộ lọc.
Bộ lọc IIR
Sự khác nhau giữa bộ lọc IIR và FIR là phản hồi. Cấu trúc của một bộ lọc IIR đơn giản có dạng sau:
Hình 34: Bộ lọc IIR đơn giản
Lưu ý rằng nửa bên trái là một bản sao của bộ lọc FIR 2-tap. Phần này của bộ lọc thường được gọi là phần feedforward phần bên tay phải là feedback. Feedback là một phiên bản trễ và tỉ lệ của tín hiệu đầu ra. Sự tồn tại của phản hồi tạo nên sự khác biệt rất lớn trọng hoạt động của bộ lọc. Vì với bất kỳ hệ phản hồi, tính ổn định trở thành một vấn đề nghiêm trọng. Một sự lựa chọn không thích hợp các hệ số hay sự biến động của dữ liệu vào có thể gây ra sự bất ổn định của bộ lọc IIR. Vấn đề tính ổn định không thể loại bỏ IIR ra khỏi một số ứng dụng.
Sau hai mẫu đầu tiên, phía bên trái của IIR sẽ tạo ra 2 xung có độ cao a0 và a1. Sau đó phía bên phải chỉ tạo ra chuỗi 0. Còn phía bên phải lại khác hẳn. Tại mỗi thời điểm lấy mẫu giá trị y(n) sẽ được thay bằng giá trị trước đó của nó cho dù tín hiệu vào đã không còn nữa. Vì vậy nó được gọi là bộ lọc đáp ứng xung vô hạn. Nhưng khái niệm vô hạn chỉ là lý tưởng. Vì trong các ứng dụng thực tế, IIR có thể chỉ triển khai với một lượng nhất định. Đặc biệt với các ứng dụng dấu phẩy cố định, với những giá trị gần không có thể bị cắt thành không.
Cấu trúc của bộ lọc trên dẫn tới phương trình sau:
y(n) = a0x(n) + a1x(n-1) + b1y(n-1)
Thực hiện biến đổi z của phương trình ta được:
H(z) = (a0 + a1z-1)/(1 – b1z-1)
Với Fs = 10kHz, a0=a1= 0.1 và b1= 0.85 ta thu được bộ lọc có đáp ứng như sau:
Hình 35: Bộ lọc IIR nhiều tap
DSP đa tốc
Đa tốc DSP là quá trình chuyển đổi tốc độ lấy mẫu từ tốc độ Fs1 thành tốc độ Fs2. Nếu Fs1 lớn hơn Fs2 quá trình gọi là giảm tốc (decimation). Ngược lại thì gọi là tăng tốc (interpolation).
Chúng ta có thể hiểu rõ hơn qua ví dụ sau. Giả sử có 1000 mẫu của một tần số 1kHz được lưu trong bộ nhớ. Những mẫu này được yêu cầu sử dụng với tốc độ lấy mẫu 10kHz. Điều này ngụ ý rằng khoảng thời gian của tập tất cả các mẫu mở rộng ra 100ms. Nếu tập các mẫu này được xung đồng hồ xuất ra với tốc độ 100kHz thì chỉ cần 10ms để xuất ra hết. Do đó,1000 mẫu của tần số 1kHz xuất ra với tần số 100kHz thì giống như là 1000 mẫu của xung 10kHz. Như vậy muốn 1000 mẫu này đươc biểu diễn với tần số lấy mẫu 100kHz thì phải sửa đổi tín hiệu gốc. Đây là nhiệm vụ của xử lý tín hiệu số đa tốc.
Tăng tốc
Quá trình tăng tốc có 2 phần:
Hình 36: Bộ tăng tốc đơn giản
Một phần đầu vào tín hiệu được lấy mẫu tại tốc độ Fs, phần đầu ra được lấy mẫu với vận tốc nFs, ở đây n là số nguyên lớn hơn một. Cấu trúc một bộ tăng tốc chỉ ra rằng với một mẫu đầu vào sẽ có n mẫu đầu ra.
Trực quan ta thấy rằng nếu thêm n-1 số 0 vào giữa các mẫu đầu vào (zero-stuffing), thì dữ liệu đầu ra có thể có tính chất mong đợi. Chúng ta sẽ thấy rõ khi xem xét trên miền tần số. Giả sử với trường hợp n=3 ta có:
Hình 37: Sự tăng tốc biễu diễn trong miền tần số
Dữ liệu gốc được lấy mẫu tại tốc độ Fs1, phổ của dữ liệu gốc có dạng như hình a tần số Nyquist của dữ liệu gốc là 1/2Fs1. Còn đầu ra được lấy mẫu với tốc độ Fs2 lớn hơn 3 lần Fs1. Sự tăng tốc 3 ngụ ý rằng có 2 mẫu 0 được thêm vào giữa mỗi mẫu gốc. Phổ của dữ liệu 0 chỉ ra như hình vẽ. Lưu ý rằng thêm 0 vẫn giữ lại phổ gốc của tín hiệu. Tốc độ lấy mẫu mới cũng dẫn tới tần số Nyquist mới bằng 1/2Fs2.
Ta thấy rằng thông tin trong tín hiệu gốc chứa ở trong băng tần cơ sở. Các ảnh của phổ có trung tâm tại các tần số bội của Fs1, đó là sản phẩm phụ của quá trình lấy mẫu và không mang thông tin. Trong hình b ta thấy vùng Nyquist của nó chứa nhiều phổ hơn, trong thực tế nó chứa một ảnh của phổ tín hiệu gốc. Vấn đề nằm ở chỗ, vùng Nyquist của phổ lấy mẫu chứa một nhóm khác của tín hiệu hơn vùng Nyquist của phổ gốc. Vì vậy chúng ta phải làm gì đó để sau khi tăng tốc vùng Nyquist của phổ tăng tốc chứa chính xác các tín hiệu giống như trong phổ gốc.
Ở hình c ta thấy giải pháp đó là cho tín hiệu đi qua bộ lọc thông thấp thì ta được đáp ứng phổ như hình vẽ. Bộ lọc sử dụng có thể là bộ lọc FIR thông thấp, do đó quá trình tăng tốc hoàn toàn có thể thực hiện trong miền số.
Giảm tốc
Chức năng của bộ giảm tốc là lấy dữ liệu cái đã được lấy mẫu tại một tốc độ và thay đổi nó thành dữ liệu mới được lấy mẫu tại tốc độ thấp hơn. Dữ liệu phải được thay đổi theo cách khi nó được lấy mẫu với tốc độ thấp hơn tín hiệu gốc vẫn được bảo tồn. Hình vẽ dưới đây biểu diễn quá trình giảm tốc:
Hình 38: Bộ giảm tốc đơn giản
Lưu ý rằng giảm tốc chia thành hai phần. Vùng đầu vào lấy mẫu với tốc độ Fs, và vùng đầu ra lấy mẫu với vận tốc (1/m)Fs với m là số nguyên dương lơn hơn một. Cấu trúc của bộ giảm tốc cơ bản chỉ ra rằng với mỗi m mẫu đầu vào có một mẫu đầu ra. Vậy dữ liệu được biến đổi như thế nào trong khi giảm tốc mà vẫn bảo tồn được tín hiệu gốc.
Một lý do có thể trực quan là, nếu mọi mẫu thứ m của tín hiếu đầu vào được nhặt ra, thì dữ liệu đầu ra có thể có tính chất mong đợi. Chuỗi này sẽ không còn phản ánh thông tin giống như dữ liệu gốc. Nguyên nhân được ghi vào trong các nhánh của tiêu chuẩn Nyquist. Câu trả lời trở nên rõ ràng khi kiểm tra trong miền tần số.
Hình 39: Quá trình tăng tốc xem trong miền tần số
Vấn đề trước mắt đó là quá trình giảm tốc được mong đợi chuyển thông tin phổ trong hình (a) theo cách nó có thể chứa trong hình (c). Vấn đề đó là vùng Nyquist của hình (a) là rộng hơn 3 lần vùng Nyquist trong hình (c) nguyên nhân trực tiếp từ sư khác nhau trong tốc độ lấy mẫu. Không có cách nào để chứa đầy đủ nội dung phổ của vùng Nyquist của hình (a) có thể đặt trong vùng Nyquist của hình (c). Điều này dẫn tới một quy tắc chính về giảm tốc: Băng thông của dữ liệu trước khi giảm tốc phải nằm trong băng thông của tốc độ lấy mẫu thấp hơn. Vì vậy với giảm tốc hệ số m băng thông của dữ liệu gốc phải bé hơn Fs/(2m), với Fs là tốc độ lấy mẫu dữ liệu của tín hiệu gốc. Nếu dữ liệu gốc chứa thông tin hợp lệ trong phần phổ nằm ngoài Fs/(2m), giảm tốc là không thể.
Giả sử phổ của dữ liệu gốc thỏa mãn yêu cầu băng thông giảm tốc, thì bước đầu tiên trong quá trình giảm tốc là lọc thông thấp cho dữ liệu gốc. Như với quá trình tăng tốc bộ lọc này có thể là bộ lọc FIR. Bước thứ hai là nhặt ra các mẫu thứ m sử dụng tốc độ lấy mẫu thấp.
Chuyển đổi tốc độ với tỷ số n/m
Quá trình tăng tốc và giảm tốc mô tả phía trên chỉ cho phép thay đổi tốc độ nguyên. Nhưng thực tế thường yêu cầu thay đổi tốc độ dạng phân thức. Điều này có thể dễ dàng thu được bằng cách thực hiện hai hoặc nhiều quá trình tăng giảm tốc liên tiếp. Ví dụ quá trình chuyển đổi tốc độ theo tỷ số n/m có thể mô tả trong hình sau:
Hình 40: Bộ chuyển đổi tốc độ n/m
Trong một bộ chuyển đổi đa tốc thì quá trình tăng tốc nên được thực hiện trước. Mặt khác băng thông của dữ liệu gốc phải bị giới hạn tới Fs/(2m), với Fs là tốc độ dữ liệu gốc.
Bộ lọc số
Như trên ta thấy cả tăng tốc và hạ tốc đều yêu cầu sử dụng bộ lọc thông thấp. Chúng có thể dễ dàng được thiết kế sử dụng kỹ thuật bộ lọc FIR. Tuy nhiên có hai lớp bộ lọc số đặc biệt phù hợp với xử lý tín hiệu số đa tốc. Đó là bộ lọc Polyphase FIR (FIR đa pha) và Cascaded intergrator-comb (CIC).
Pholyphase FIR
Bộ lọc này đặc biệt phù hợp cho ứng dụng tăng tốc. Nhắc lại rằng quá trình tăng tốc bắt đầu với việc thêm n-1 mẫu 0 giữa mỗi mẫu đầu vào. Dữ liệu được chèn thêm 0 sau đó được xuất ra tại tốc độ cao hơn. Dữ liệu này tiếp tục được dẫn qua bộ lọc thông thấp để hoàn tất quá trình tăng tốc.
Tuy nhiên, hay hơn việc thực hiện quá trình này trong nhiều bước, chúng ta có thể làm tất cả trong một bước bằng cách thiết kế một FIR như sau. Đầu tiên, thiết kế với đáp ứng tần số thích hợp, FIR có thể được cấp xung tại tốc độ cao hơn (nFs). Ta thu được bộ lọc FIR có T- taps. Bây giờ chúng ta thêm “n-1” bước trễ vào mỗi tap của FIR. Bước trễ tương đương với tap có hệ số bằng 0. Do đó có n-1 trễ và nhân bởi 0 kết hợp lại với nhau giữa các taps gốc của FIR. Sự sắp xếp này duy trì đặc điểm đáp ứng tần số mong đợi trong khi đồng thời cung cấp sự chèn 0. Kết quả là một FIR với nT taps, trong đó (n-1)T bước là nhân 0.
Người ta chỉ ra rằng một bộ lọc FIR với sự sắp xếp đặc biệt hệ số có thể triển khai rất hiệu quả trong phần cứng bằng cách dùng phần cứng thích hợp. Kiến trúc đặc biệt được tao ra là polyphase FIR. Khi hoạt động, bộ lọc FIR đa pha cho phép mỗi đầu vào lấy mẫu n lần bởi vì nó hoạt động tại tốc độ lấy mẫu cao hơn. Tuy nhiên, n-1 mẫu ấy được chuyển thành 0 vì các bước chỉ trễ thêm vào. Vị vậy chúng ta có hoạt động chèn 0 và lọc trong cùng một khối.
Cascaded Integrator-Comb (CIC)
Bộ lọc CIC là tổ hợp của bộ lọc comb và bộ tích phân. Trước khi đi vào hoạt động của bộ lọc CIC, chúng ta xem qua hoạt động của bộ lọc comb và bộ tích phân. Bộ lọc comb là một dạng bộ lọc FIR bao gồm các bước trễ và cộng. Bộ tích phân có thể nghĩ như là một dạng của IIR, nhưng không có phần feedforward. Sơ đồ của một bộ tích phân và bộ lọc comb đơn giản có dạng sau:
Hình 41: Bộ tích phân và bộ Comp cơ bản
Xem xét kỹ kiến trúc bộ tích phân và bộ lọc comb có thể thấy được một điểm thú vị đó là không yêu cầu toán tử nhân. Trong bộ tích phân có ngụ ý nhân với 1 trong đường phản hồi. Trong bộ lọc comb, có thể xem có phép nhân với -1 trong đường fedforward, nhưng có thể triển khai dễ dàng bằng phép đảo đơn giản. Sự vắng mặt của bộ nhân cho một sự cắt giảm rất lớn trong độ phức tạp mạch do đó tiết kiệm phần cứng hơn rất nhiều so với kiến trúc FIR và IIR chuẩn. Đặc điểm này làm cho bộ lọc CIC trở nên hấp dẫn.
Trong khái niệm đáp ứng tần số, bộ lọc comb đóng vài trò như một bộ lọc hình V. Với bộ lọc comb đơn giản ở trên, xuất hiện 2 hình V một tại DC và một tại Fs (tốc độ lấy mẫu). Tuy nhiên bộ lọc comb có thể được sửa đổi một chút bằng cách ghép với khối trễ. Điều này làm thay đối số dạng hình V trong đáp ứng của comb. Trong thực tế, khối trễ K tạo ra K + 1 khối đặt cách nhau những khoảng bằng nhau. Trong K +1 dạng hình V đấy, một xuất hiện tại DC, một xuất hiện tại Fs. Những cái còn lại được đặt cách đều nhau giữa DC và Fs.
Còn bộ tích phân đóng vai trò như một bộ lọc thông thấp. Đáp ứng của bộ lọc comb và bộ tích phân có dạng như sau với K = 1 và tần số chuẩn hóa tới Fs.
Hình 42: Đáp ứng tần số của bộ lọc CIC cơ bản
Bộ lọc CIC được xây dựng bằng cách ghép nối tiếp bộ tích phân và bộ lọc comb. Để thực hiện chuyển đổi tốc độ nguyên, bộ lọc comb hoạt động tại tốc độ bằng nguyên lần tốc độ hoạt động bộ tích phân. Cái hay của bộ lọc CIC là chức năng của nó có thể thay đổi hoặc là tăng tốc hoặc là giảm tốc phụ thuộc vào cách comb và bộ lọc được kết nối. Sơ đồ khối của một bộ CIC tăng tốc và giảm tốc đơn giản có dạng như sau:
Hình 43: Tăng tốc và hạ tốc dùng CIC
Trong trường hợp bản tăng tốc của CIC, có một sự thay đổi nhẹ với kiến trúc cơ bản của bước tích phân điều này là không rõ ràng trong sơ đồ khối đơn giản nói trên. Đặc biệt bộ tích phân phải có khả năng thêm 0 tại lối vào của nó do tác động của sự tăng tốc độ lấy mẫu.
Đáp ứng của một bộ lọc CIC đơn giản có dạng dưới đây cho một bộ tăng tốc (hay giảm tốc) với hệ số 2.
Hình 44: Đáp ứng tần số của bộ lọc CIC cơ bản
Xem xét kỹ đáp ứng tần số của CIC ta thấy có hai vấn đề tiềm ẩn đó là méo suy giảm. Đáp ứng thiếu độ phẳng trong giải thông gây ra vấn đề nghiêm trọng trong ứng dụng viên thông nào đó, điều này có thể dẫn tới việc bộ lọc CIC không được dùng.
Tuy nhiên có cách để vượt qua vấn đề suy giảm. Một cách là đặt trước bộ lọc CIC một bộ lọc đảo cái sẽ bù sự mất mát của CIC trên băng thông Nyquist. Cách thứ 2 đảm bảo giới hạn băng thông của tín hiệu lấy mẫu thấp để cho băng thông của nó bị giới hạn phần cách xa bên tay trái, ở đây đáp ứng của CIC là tương đối phẳng.
Đáp ứng ở hình trên là đáp ứng cơ bản. Bộ lọc CIC có thể được biến đổi để thay đổi đặc trưng đáp ứng phổ của nó. Có hai phương thức để thực hiện điều này.
Phương thức thứ 1 là mắc nối tiếp nhiều bộ tích phân với nhau và nhiều bộ lọc comb với nhau. Ví dụ:
Hình 45: Bộ tăng tốc Triple Cascade CIC
Phương thức thứ 2 là thêm nhiều trễ vào bộ lọc comb. Ví dụ ta thêm 1 trễ vào bộ lọc comb như sau:
Hình 46: Bộ giảm tốc CIC trễ gấp hai
Đáp ứng của chúng sẽ thay đổi như sau (hệ số 2):
Hình 47: So sách đáp ứng bộ lọc CIC sau khi sửa đổi
Ta thấy trong hình (b) độ dốc suy giảm tăng lên, kết quả này làm mất nhiều hơn trong dải thông, điều này phải được xem xét trong các ứng dụng nơi độ phẳng trong dải thông là một vấn đề. Mặt khác, sự thêm trễ vào bộ lọc comb dẫn tới sự tăng số điểm 0 trong hàm chuyền. Điều này thể hiện rõ trong hình (c) vì các điểm null được thêm vào trong đáp ứng cũng như tăng suy giảm dải thông. Sự tổ hợp của hai phương pháp này có thể cho phép đa dạng các kiểu đáp ứng.
Xem xét đồng bộ dữ liệu vào và xung
Trong các ứng dụng điều chế số, điều quan trong phải duy trì mối quan hệ thời gian thích hợp giữa nguồn dữ liệu và bộ điều chế. Hình dưới đây chỉ ra sơ đồ khối đơn giản của một bộ điều chế số. Nguồn định thời cho bộ điều chế là nguồn xung từ DDS. Điều này thiết lập tốc độ lấy mẫu của tín hiệu sóng mang Sin và Cos của bộ điều chế. Bất cứ mẫu nào được chuyền qua đường dữ liệu tới lối vào bộ điều chế phải xuất hiện với cùng tốc độ với tín hiệu sóng mang. Điều quan trọng là các mẫu đến bộ điều chế phải tương ứng một một với mẫu của sóng mang.
Hình 48: Sơ đồ khối điều chế chung
Vì bộ chuyển đổi tốc độ cung cấp một sự chuyển đổi tỷ lệ hữu tỷ, do đó dữ liệu gốc phải có một mối quan hệ hữu tỷ với đồng hồ hệ thống. Đồng hồ hệ thông phải hoạt động tại tỷ số n/m xung dữ liệu. Trong hệ thống điều chế đơn giản hơn, bộ chuyển đổi tốc độ là nguyên lần tăng tốc hay giảm tốc.
Có hai loại điều chế số cơ bản khi xét tới yêu cầu đồng bộ và định thời. Đó là chế độ truyền từng khối và chế độ liên tục. Bộ điều chế chế độ burst dữ liệu truyền theo gói; đó là, một nhóm các bít được truyền theo một khối. Trong khoảng thời gian giữa các burst, bộ phát rỗi. Bộ điều chế chế độ liên tục, dữ liệu gửi thành luồng không nghỉ khi truyền.
Rõ ràng ta thấy yêu cầu định thời của bộ điều chế ở chế độ burst là không khắt he bằng ở bộ điều chế chế độ liên tục. Lý do chính đó là bộ điều chế chế độ burst chỉ yêu cầu đồng bộ với nguồn dữ liệu trên khoảng thời gian dữ liệu burst. Điều này có thể thu được với một tín hiệu cái đồng bộ điều chế với sự bắt đầu của burst. Trong khoảng burst, đồng hồ hệ thống có thể điểu chỉnh định thời. Ngay khi đồng hộ hệ thống không dịch nghiêm trọng so với xung dữ liệu trong quá trình burst thì hệ thống sẽ hoạt động đúng. Hiển nhiên, khi chiều dài burst dữ liệu tăng yêu cầu định thời trên xung hệ thống càng trở nên khắt khe hơn.
Trong bộ điều chế chế độ liên tục, xung hệ thống phải được đồng bộ với nguồn dữ liệu mọi lúc. Mặt khác, độ trôi của xung hệ thống cuối cùng sẽ dẫn tới nhỡ một bít lối vào. Tất nhiên, điều này sẽ gây ra lỗi trong quá trình truyền dữ liệu. Do đó, một phương thức phải được triển khai để đảm bảo xung hệ thống và xung dữ liệu giữ được sự đồng bộ liên tục. Điều quan trọng nhất phải xem xét kỹ càng đối với yêu cầu định thời của tất cả các ứng dụng điều chế số để đảm bảo hệ thống có được yêu cầu về tốc độ sai số bit (BER).
Các phương thức mã hóa dữ liệu và triển khai DDS
Mã hóa FSK
Khóa dịch tần là một trong những dạng mã hóa dữ liệu. Các bít 0 và 1 được biểu diễn như hai dạng tần số f0 và f1. Sơ đồ mã hóa dễ dàng triển khai trong DDS. Trong các AD8952, AD893 và AD9836 quá trình này càng đơn giản hơn. Người sử dụng có thể lập trình trước các từ điều chỉnh tần số, và có một chân trên thiết bị cho phép chọn tần số thích hợp.
Hình 49: Bộ mã hóa FSK dùng DDS
Trong một vài ứng dụng, sự chuyển đổi nhanh giữa các tần số trong FSK tạo ra một vấn đề. Lý do đó là sự chuyển đổi từ một tần số tới một tần số khác tạo ra thành phần ký sinh, tín hiệu này có thể cản trở với kênh liền kề trong môi trường đa kênh. Để làm nhẹ bớt vẫn đề này có một phương thức gọi là ramped FSK.
Hình 50: Bộ mã hóa ramped FSK dùng DDS
. Hay hơn việc chuyển liên tục tần số, ramped FSK đưa ra một phương pháp chuyển dần tới tần số khác. Điều này giảm mạnh tín hiệu ký sinh so với FSK chuẩn. Ramped FSK cũng có thể triển khai sử dụng kỹ thuật DDS. Trong thực tế AD9852 có xây dựng Ramped FSK đặc điểm này cho phép người sử dụng khả năng lập trình tốc độ cao.
Một biến thể của FSK là MFSK (multi-frequency FSK). Trong MFSK 2B tần số được sử dụng với B > 1. Luồng dữ liệu được nhóm trong các gói B bits. Số nhị phân được sử dụng bởi từ B bít được ánh xạ tới một trong những 2B tần số.
Mã hóa PSK
Khóa dịch pha là một dạng đơn giản khác của mã hóa dữ liệu. Trong PSK tần số sóng mang được giữ không đổi. Tuy nhiên các bít nhị phân 0 và 1 được sử dụng để dịch pha sóng mang theo một góc nào đó. Phương thức chung để điều chế pha sóng mang là dùng điều chế vuông pha. Khi PSK được triển khai với điều chế vuông pha nó được đề cập là QPSK (quadrature PSK).
Dạng phổ biến nhất của PSK là BPSK. BPSK dùng mã dịch pha 0º cho bít nhị phân 1 và 180º cho bít 0. Tất nhiên phương pháp này cũng có thể được mở rộng tới mã hóa nhóm B-bít và ánh xạ chúng tới 2B góc lệch pha. Điều này tương tự với MFSK, nhưng với pha làm biến thay vì tần số. Để phân biệt giữa các biến thể của PSK, giải nhị phân được dùng làm tiền tố trước PSK. Ví dụ như 3 bít là 8PSK, 4 bít là 16PSK.
Vì PSK mã hóa bằng góc dịch pha nào đó của sóng mang, do đó việc giải mã PSK đòi hỏi biết được góc dịch pha tuyệt đối của sóng mang. Cái này được gọi là tách sóng nhất quán (coherent detection). Thiết bị thu truy cập tới sóng mang của thiết bị phát để giải mã sự phát. Một cách giải quyết khác là PSK vi phân, DPSK có thể mở rộng tới DQPSK. Trong sơ đồ này, sự thay đổi trong pha của sóng mang là phụ thuộc giá trị trước đó. Dó đó thiết bị thu chỉ cần xác định được pha của biểu tượng đầu tiên. Các biểu tượng đến sau có thể được giải mã dựa trên mới quan hệ về pha với tín hiệu trước. Phương pháp này được gọi là tách sóng không nhất quán.
Mã hóa PSK có thể dễ dàng triển khai với sản phẩm tổng hợp tần số của ANALOG DEVICES. Hầu hết các thiết bị đều có thanh ghi pha, giá trị điều chế pha có thể được lưu vào đấy. Giá trị này có thể trực tiếp thêm vào pha của sóng mang không cần thay đổi tần số, qua đó quá trình mã hóa được thực hiện. Tuy nhiên phương pháp này gặp một giới hạn tốc độ dữ liệu, bởi vì cần thời gian nạp thanh ghi pha. Tuy nhiên các thiết bị khác của họ tổng hợp tần số, ví dụ như AD9853 loại bỏ sự cần thiết lập trình thanh ghi pha. Người sử dụng có thể đưa luồng dữ liệu trực tiếp tới chân dành riêng trên thiết bị.
Mã hóa QAM
Điều chế biên độ vuông pha, trong sơ đồ điều chế này cả biên độ và pha đều được dùng để truyền thông tin. Như tên của nó, QAM sử dụng bộ bộ điều chế vuông pha (quadrature modulator). Trong QAM dữ liệu lối vào được chuyền thành nhóm B-bits gọi là biểu tượng. Mỗi biểu tượng có 2B trạng thái có thể. Mỗi trạng thái có thể được biểu diễn như là tổ hợp của giá trị pha và biên độ. Số trạng thái thông thường được sử dụng làm tiền tố cho QAM để định danh số bits mã hóa trên một biểu tượng. Ví dụ 4 bit gọi là 16QAM.
Sự ấn định giá trị biên độ và góc pha cụ thể trong hệ thống QAM nói chung được tối ưu theo cách tối đa khả năng có thể tách chính xác tại nơi nhận. Công cụ thường được dùng để mối quan hệ giữa biên độ và pha trong hệ thống QAM được gọi là sơ đồ chòm sao hay sơ đồ I-Q. Dạng đặc trưng của chòm sao 16 QAM có dạng sau:
Hình 51: Chòm sao 16QAM
Mỗi chấm trong hình vẽ biểu diễn một biểu tượng cụ thể. Chòm sao trong hình vẽ sử dụng giá trị I và Q là +/- 1 và +/- 3. Ví dụ, trong góc phần tư thứ I các chấm biểu diễn bởi cặp (I,Q) là: (1,1), (1,3), (3,1) và (3,3). Tương tự trong các cung phần tư còn lại.
Lưu ý rằng mỗi chấm cũng có thể biểu diễn dạng véc-tơ bắt đầu tại gốc kết thúc tại các chấm cụ thể. Do đó, một phương thức khác để xác định một chấm bằng biên độ r, và pha, θ. Trong sơ đồ này có thể có 1 trong 3 giá trị biên độ và 1 trong 12 giá trị góc pha.
Tỉ lệ tín trên ồn (SQR) của đường truyền dữ liệu có tác động trực tiếp tới BER của hệ thống. SQR hiện có và đòi hỏi BER giới hạn dạng sơ đồ mã hóa có thể được sử dụng. Điều này trở nên rõ ràng khi mật độ của sơ đồ mã hóa QAM tăng. Ví dụ, một vài hệ thống truyền dữ liệu có hạn chế trong công suất phát tổng cộng. Cái này đặt một giới hạn trên của tỉ lệ SQR. Người ta chỉ ra rằng SQR và BER có quan hệ hàm mũ nghịch đảo. BER tăng theo hàm mũ khi SNR giảm. Mật độ của mã hóa QAM khuếch đại mối quan hệ này. Do đó trên đường truyền giới hạn công suất có sự xuất hiện của một điểm tại đó việc tăng mật độ chòm sao thu được 1 tỉ lệ BER không thể chấp nhận được.
Trong các sơ đồ điều chế khác, biến thể vi phân là có thể. Trong điều chế QAM ta cũng có DQAM. QAM chuẩn đòi hỏi quá trình tách nhất quán tại nơi nhận, điều không phải luôn luôn có thể thực hiện. DQAM giải quyết vấn đề này bằng cách mã hóa dữ liệu theo cách phụ thuộc biểu tượng trước đó. Điều này giải phóng bộ tách khỏi yêu cầu tín hiệu tham chiếu đó là pha tuyệt đối so với sóng mang.
AD8953 có khả năng triển khai trực tiếp 16QAM và D16QAM. Mặt khác, AD9856 có thể hoạt động trong bất kì chế độ QAM nào. Tuy nhiên AD9856 là một bộ điều chế vuông pha mục đích chung cái chấp nhận số bù 12-bít như lối vào dữ liệu I và Q. Do đó gánh nặng lên người sử dụng phân tích luồng dữ liệu vào và chuyển nó thành dữ liệu I và Q giới hạn băng thông trước khi chuyền nó tới AD9856.
Quadrature up-conversion
Một bộ chuyển đổi lên vuông pha là một tập con của bộ điều chế chung có dạng sau:
Hình 52: Quadrature up-converter
Trong một bộ chuyển đổi lên, dữ liệu đến được phát lên sóng mang có tần số cao hơn trong tốc độ lấy mẫu. Điều này ngụ í rằng tỉ lệ chuyển đổi tốc độ luôn lớn hơn 1. Tương tự, xung đồng hồ được phát bởi một bộ nhân tần số vì tốc độ dữ liệu là nhỏ hơn tần số sóng mang, tốc độ sóng mang nhỏ hơn tốc độ lấy mẫu của DDS. ADI tích hợp một bộ chuyển đổi lên vuông pha cho chip AD9856.
----------------------------
CHƯƠNG 5: MỘT SỐ KẾT QUẢ THỰC NGHIỆM
Giới thiệu chip DDS AD9835
AD8935 là một thiết bị tổng hợp tần số đầy đủ, chip yêu cầu một điện trở chính xác cao và một tụ điện để tạo dạng sóng sin lên tới 25MHz. Mạch bên trong của nó gồm 3 phần chính là:
Bộ tạo dao động điều khiển số và bộ điều chế pha
Bảng tra cứu Cos
Bộ chuyển đổi D/A
Lý thuyết hoạt động
Dạng sóng Cos thường được xét tới ở dạng biên độ a(t) = cos(ωt). Tuy nhiên, biên độ là phi tuyến và không dễ để tạo ra. Mặt khác thì thông tin về pha của dạng sóng là tuyến tính.
Hình 53. Sóng Cos
Hơn nữa tốc độ góc phụ thuộc tần số tín hiệu ω = 2πf . Sự quay pha trong một chu kỳ có thế xác định.
∆ phase = ωδ(t)
ω = 2πf
Do đó, f = ∆ phase/2π δ(t) ; δ(t) = 1/fMCLK
AD8935 tạo nên đầu ra dựa trên phương trình đơn giản này. Chip DDS có thể triển khai phương trình này dựa trên 3 thành phần chính.
Bộ tạo dao động số và bộ điều chế pha
Khối này bao gồm hai thanh ghi lựa chọn tần số, một bộ tích lũy pha và bốn thanh ghi độ lệch pha. Thành phần chính của bộ tạo dao động số là một bộ tích lũy pha 32 bit. Vùng số này được ánh xạ tới vùng pha 0 - 2π cho độ phân giải tần số cao.
Lối vào bộ tích lũy pha có thể được chon từ thanh ghi FREQ0 hoặc FREQ1 được điều khiển bởi chân FSELECT hoặc bít FSELECT. Bộ tạo dao động số tạo ra tín hiệu pha liên tục, do đó trách sự gián đoạn pha xảy ra khi chuyển tần số. Ngoài ra độ lệch pha có thể được thêm vào để thực hiện điều chế pha sử dụng thanh ghi pha. Giá trị này có thể được lập trình trước trong 4 thanh ghi pha. Độ phân giả của những thanh ghi này là 2π/4096.
Bảng tra cứu Cos
Để tiện dụng, giá trị pha đầu ra được chuyển thành giá trị hàm sin. Vì thông tin pha được ánh xạ trực tiếp tới biên độ một bảng tra cứu ROM được sử dụng. Mặc dù bộ tích lũy pha là 32 bít nhưng đầu ra của bộ tích lũy pha bị cắt chỉ còn 12 bít. Sử dụng cả 32 bít là không cần thiết. Điều này đã được trình bày trong các chương trước. Điều cần thiết là độ phân giải pha phải đủ để sai số một chiều của sóng đầu ra bị chi phối bởi sai pha lượng tử của DAC.
Bộ chuyển đổi D/A
AD8935 chứa một bộ chuyển đổi D/A 10 bít, có khả năng điều khiển số tải lớn tại các tốc độ khác nhau. Dòng đầu ra có thể điều chỉnh để tối ưu công suất.
Giao tiếp với vi điều khiển
AD9835 có giao tiếp truyền nối tiếp với 16 bít được truyền trong mỗi chu kỳ viết. Các tín hiệu SCLK, SDATA, FSYNC được sử dụng để tải từ nhớ vào AD9835. Khi FSYNC được đặt thấp, AD9835 được thông báo cho biết rằng một từ đang được viết tới thiết bị. Bít đầu tiên được đọc vào thiết bị trong rìa xuống của xung SCLK. Với các bít còn lại sẽ được đọc vào thiết bị trong các rìa xuống tiếp theo của SCLK. Khi viết thanh ghi pha và tần số, bốn bít định danh đầu tiên chỉ ra liệu thanh ghi tần số hay pha được viết tới, bốn bít tiếp theo chứa địa chỉ thanh ghi đích và 8 bít còn lại chứa dữ liệu.
Bên trong AD9835, sự truyền 16 bít được sử dụng khi nạp cho thanh ghi pha và tần số. Có hai chế độ cho việc nạp thanh ghi. Sự truyền trực tiếp dữ liệu thanh ghi và việc truyền dữ liệu có đệm. Với truyền có đệm, từ 8 bít được tải vào thanh ghi đệm (8 bít LSBs hoặc MSBs). Tuy nhiên dữ liệu này không được nạp vào thanh ghi dữ liệu 16 bít vì thanh ghi bit chưa được cập nhật. Với quá trình truyền trực tiếp từ 8 bít được nạp vào thanh ghi đệm thích hợp. Ngay lập tức sau sự nạp của thanh ghi đệm nội dung của thanh ghi đệm được nạp vào thanh ghi dữ liệu 16 bít và thanh ghi đích được napfj vào rìa tăng của xung MCLK.
Khi thanh ghi đích được đánh địa chỉ, sự truyền có đệm nên thực hiện trước theo sau bởi một quá trình truyền trực tiếp. Khi tất cả 16 bit của thanh ghi đệm chứa dữ liệu, thanh ghi đích có thể được cập nhật.
Mạch tạo dao động sử dụng AD8935
Sơ đồ nguyên lý
Đây là mạch tạo nguồn nuôi 5V, cung cấp một điện áp ổn định sử dung IC LM1805 và mạch tạo dao động 48MHz, cung cấp xung điều khiển AD8935.
Hình 54: Nguồn và mạch dao động
IC sử dụng trong ứng dụng này là AT89C2051. Nó có 2K byte bộ nhớ Flash, 128 byte RAM, 15 đường vào ra, 2 bộ đếm/định thời 16 bít.
Các chân 5,6,7 của cổng 1 dùng để điều khiển đọc ghi AD9835. IC dùng thạch anh ngoài tần số 11.0592MHz. Chân P1.4 điều khiển led dùng báo hiệu khi cần. Đặc điểm của AT89C2051 hai chân P1.0 và P1.4 không có trở kéo nội. Các chân còn lại của cổng port 1 có trở kéo nội nên có thể dùng điều khiển vào ra bình thường.
Hình 55: Sơ đồ mắc AT89C2051
Mạch có bố trí thêm khối giao tiếp cổng COM với máy tính để có thể thực hiện điều khiển tần số từ máy tính.
Hình 56: Sơ đồ ghép nối máy tính qua cổng COM
AD9835 là một chip gián, được đóng trong gói TSSOP 16 chân. Ở đây, các chân FSELECT, PSEL0, PSEL1 được nối xuống đất để chọn thanh ghi tần số FREQ0 và thanh ghi PHASE0.
Hình 57: Sơ đồ mắc AD9835
Sơ đồ mạch in:
Hình 58: Sơ đồ mạch in
Mạch triển khai thực tế
Hình 59: Mạch ứng dụng chip DDS AD9835
-------------------------------------
KẾT LUẬN
Để thực hiện đề tài này, em đã tham khảo khá nhiều tài liệu về lĩnh vực tổng hợp tần số trực tiếp. Qua đó em đã rút ra cho bản thân mình nhiều kinh nghiệm đang quý khi muốn tìm hiểu một vấn đề. Đề tài đã cho em cơ hội để hệ thống lại những kiến thức mình đã học đồng thời tìm hiểu được những vấn đề quan trọng trong tổng hợp tần số trực tiếp. Một công nghệ đang ngày càng được sử dụng rộng rãi.
Trong gần hai tháng thực hiện đề tài, em đã tìm hiểu được nhiều vấn đề có thể coi là cơ bản và quan trọng trong công nghệ tổng hợp tần số trực tiếp. Đầu tiên là về nguyên tắc hoạt động, đây là một vấn đề cơ bản khi tiếp cận công nghệ này. Nguyên lý hoạt động của một hệ thống tổng hợp tần số trực tiếp đã được viết khá rõ trong chương một của cuốn luận văn này. Vấn đề thứ hai em đã tìm hiểu khi tiếp cận với công nghệ tổng hợp tần số trực tiếp đó là nghiên cứu phổ đầu ra. Vấn đề về nhiễu là quan trong trong một hệ lấy mẫu hoạt động ở dải tần số cao. Nghiên cứu những ảnh hưởng của nhiễu và những tác nhân gây nên nhiễu là một công việc rất khó nhưng lại rất quan trọng. Đề tài chỉ mới tiếp cận chứ chưa đi sâu tìm hiểu cụ thể được vấn đề này. Đó là một hạn chế nhưng trong khuân khổ thời gian ngắn để thực hiện đề tài đồng thời bản thân còn thiếu kinh nghiệm và kiến thức. Nên em hi vọng trong thời gian tới có thể tìm hiểu sâu hơn và có thể phát triển đề tài cao hơn trong luận văn cao học.
Một chủ đề nữa em đã dành nhiều thời gian để tìm hiểu đó là những ứng dụng điều chế của DDS. Việc thực hiện điều chế FSK, PSK, QAM được thực hiện dễ dàng với những chip DDS cung cấp bởi hãng ANALOG DEVICES.
Mặc dù đã rất có gắng nhưng luận văn không thể tránh khỏi một số những lỗi sai. Nhiều thuật ngữ chuyên ngành tiếng anh em đã để từ tiếng anh của nó để tránh những sai sót khi hiểu về vấn đề. Em hi vọng các thầy cô giáo sẽ thông cảm và góp ý giúp em hoàn thiện hơn đề tài.
--------------------------
TÀI LIỆU THAM KHẢO
[1] ANALOG DEVICES A technical tutorial on digital signal synthesis.
[2] Gibson, J. D., 1993, Principles of Digital and Analog Communications, Prentice-Hall, Inc.
[3] Ifeachor, E. C. and Jervis, B. W., 1996, Digital Signal Processing: A Practical Approach, Addison-Wesley Publishing Co.
[4] Lathi, B. P., 1989, Modern Digital and Analog Communication Systems, Oxford University Press
[5] Oppenheim, A. V. and Willsky, A. S., 1983, Signals and Systems, Prentice-Hall, Inc.
[6] Proakis, J. G. and Manolakis, D. G., 1996, Digital Signal Processing: Principles, Algorithms, and Applications, Prentice-Hall, Inc.
Các file đính kèm theo tài liệu này:
- Tổng quan về kỹ thuật tổng hợp tần số trực tiếp (DDS).doc